Anonim

LSI Logic повишава плътността на кода ZSP за мултимедийни дизайни Ричард Уилсън
LSI Logic разшири семейството си ядра от цифрови сигнални процесори (DSP) в своята ZSP архитектура с ниска мощност и ядро ​​с висока плътност, пригодено за приложения в потребителска мултимедия и мобилни телефони.
Наречен ZSP500, той се базира на осемстепенна архитектура на тръбопровода с мащабируеми програми и пътища за данни и потребителско конфигурираща се памет. Ядрото, произведено на 0.11micron процес, работи с тактова честота до 400MHz.
Плътността на кода е на най-високото ниво от всичките му DSP ядра, заявиха от фирмата.
Според Уил Строс, президент на фирмата за проучване на пазара Forward Concepts: „Плътността на кода е важен критерий за дизайн при избора на вградени процесори, тъй като размерът на паметта директно управлява системната цена, която е критична за приложения с голям обем.“